ชุดการเรียนรู้และทดสอบ กรณีใช้งานบนคอมพิวเตอร์ร่วมกับอุปกรณ์ FPGA เนื่องจากการทดสอบสมรรถนะของฟิสิคัลเลเยอร์มาตรฐาน 5G บนคอมพิวเตอร์จะใช้ระยะเวลาที่นาน ทำให้ ทีมวิจัยได้พัฒนาอุปกรณ์ FPGA เพื่อช่วยประมวลผลฟิสิคัลเลเยอร์ ทีมวิจัยได้ออกแบบให้อุปกรณ์ FPGA เชื่อมกับซอร์ฟแวร์แสดงผล ซึ่งประกอบด้วย 4 แถบ ได้แก่ ชุดการเรียนรู้การมอดูเลชันและดีมอดูเลชันมาตรฐาน 5G (5G Modulation) ชุดการเรียนรู้การเข้ารหัสและถอดรหัสมาตรฐาน 5G (5G Channel Coding) ชุดการเรียนรู้กระบวนการทำงานฟิสิคัลเลเยอร์ชั้นสูง 5G (5G High Physical Layer) และชุดทดสอบสมรรถนะมาตรฐาน 5G (5G Simulation) โดยเมื่อผู้ใช้กดปุ่ม RUN ซอฟต์แวร์ GUI จะเรียกใช้ Module การทำงานบนอุปกรณ์ FPGA ที่สอดคล้องกัน โดยส่งข้อมูลการกำหนดค่าบน GUI ไปยังอุปกรณ์ FPGA และรับเอาต์พุตผ่าน Serial Port ดังแสดงในรูปที่ 1-4 รูปที่ 1 หน้าต่าง GUI แถบ 5G Modulation ที่เรียกใช้ซอฟต์แวร์บน FPGA รูปที่ 2 หน้าต่าง GUI แถบ 5G Channel Coding ที่เรียกใช้ซอฟต์แวร์บน FPGA รูปที่ 3 หน้าต่าง GUI แถบ 5G High Physical Layer ที่เรียกใช้ซอฟต์แวร์บน FPGA รูปที่ 4 หน้าต่าง GUI แถบ 5G Simulation ที่เรียกใช้ซอฟต์แวร์บน FPGA [ดาวน์โหลด] Bitstream for Xilinx KCU116 พัฒนาด้วยภาษา VHDL เพื่อช่วยประมวลผลฟิสิคัลเลเยอร์ มาตรฐาน 5G โหลด: Bitstream [*for Xilinx KCU116]